Convertidor de 4 bits a 7 segmentos (BCD)

En este apartado se muestra como fue el desarrollo de la programación de un convertidor de cuatro bits a 7 segmentos.

Para poder realizar la construcción de dicho convertidor, se debió de seguir con la siguiente forma para llegar al resultado esperado.

1.- En primera instancia se desarrollaron los componentes principales con los que se llevó a cabo el programa final, al decir componentes, nos referimos a la programación individual de cada una de las compuertas lógicas.

*Compuerta lógica NOT.
*Compuerta lógica AND.
*Compuerta lógica OR.
*Compuerta lógica XOR.
*Compuerta lógica XNOR.

Dichas compuertas varían de acuerdo al número de entradas necesarias para complementas el programa.

2.- Para continuar con la construcción del código, se creo un programa principal en donde se fueron incorporando las compuertas lógicas antes programadas.

3.- Dentro de la arquitectura se designan las señales internas que serán ocupadas para la realización del mapeo del programa.


4.- Una vez incertados los componentes se procede a la realización del mapeo de los mismos empleando el comando *Port map* para designar el lugar que tendría cada elemento.


5.- Terminado el programa se procede a dar parte a la simulación, para ello, se probaron las combinaciones pertinentes para generas el dígito en un vector que 7 bits.
Finalmente mostramos la vista de la estructura del BCD.

Comentarios

Entradas populares de este blog

Máquinas de estado Mealy y Moore

Compuertas LATCH